# Circuitos digitales

De acuerdo con lo visto en las clases teóricas consideramos dos tipos de lógica: combinacional y secuencial. Los dispositivos de lógica combinacional se describen mediante Tablas de Verdad y/o Mapas de Karnaugh y se implementan exclusivamente mediante compuertas. Los dispositivos secuenciales, en cambio se describen mediante Tablas de Funcionamiento y/o Diagramas de Transición de Estados [DTE] y se implementan usando compuertas y elementos de memoria [biestables – flipflops].

A continuación se propone una serie de ejercicios destinados a consolidar los conceptos desarrollados de manera teórica.

Ejercicio 1

Conectar cada Artefacto con su Descripción

| Artefacto               | Descripción                                                                                                                                        |
|-------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------|
| Generador de<br>Paridad | Compuerta caracterizada por proporcionar "1" como salida cuando la cantidad de entradas en "1" es impar                                            |
| Decodificador           | Permite obtener un frame binario para cada uno de los dígitos decimales                                                                            |
| PLD                     | Genera el bit de control que se adosa a<br>un mensaje de modo que cada frame<br>tenga una cantidad de unos par o impar,<br>según criterio adoptado |
| Diagrama de<br>Karnaugh | Dispositivo que a partir de n entradas proporciona 2 <sup>n</sup> salidas que pueden usarse para habilitar otros componentes.                      |
| Codificador BCD         | Representación Gráfica equivalente a una Tabla de Verdad en la cual cada sector corresponde a un término mínimo de la función.                     |
| X-OR                    | Dispositivo consistente en arreglos programables de compuertas AND y compuertas OR.                                                                |

#### Ejercicio 2

Conectar cada Artefacto con su Descripción

| Artefacto |
|-----------|
| ROM       |
| DEMUX     |
| PAL       |
| PLA       |
| MUX       |

# Descripción

Dispositivo que utiliza n líneas de entrada de control para transferir un 1/n dato de entrada a la única vía de salida

Dispositivo de Lógica Programable compuesto por una matriz AND fija y una matriz OR programable

Dispositivo que utiliza n líneas de entrada de control para transferir un dato proveniente de la única vía entrada a una de las 2<sup>n</sup> salidas

Dispositivo de Lógica Programable compuesto por una matriz AND programable y una matriz OR fija

Dispositivo de Lógica Programable compuesto por una matriz AND programable y una matriz OR también programable

### Ejercicio 3

- a) Dibuje el Plan de Programación para la ROM mostrada en la figura, de manera que desde la dirección L0, en forma ascendente se almacene, en ASCII la leyenda: UTN.BA-DISI\*2014.
- b) Ídem al anterior, para almacenar un código Gray de 4 posiciones.



El símbolo • corresponde a un enlace intacto en la red OR y X corresponde al enlace destruido.

## Ejercicio 4

Dibujar el diagrama de bloques de una ROM de 64 posiciones y el Plan de Programación para almacenar en ella la sección de un programa en lenguaje de máquina que:

- 1. ponga: a ceros [reset] los siguientes registros de propósito general: AX, BX, CX, DX, BP, SI, DI
- 2. cargue el valor hexadecimal ABCD en el SP;

| Instrucción (Mnemónico) | Lenguaje Máquina | Observación                                                              |                          |
|-------------------------|------------------|--------------------------------------------------------------------------|--------------------------|
| MOV AX, 0000            | <b>B8</b> 0000   | La instrucción con su<br>operando se almacenan de la<br>siguiente manera |                          |
| MOV BX, 0000            | <b>BB</b> 0000   |                                                                          |                          |
| MOV CX, 0000            | <b>B9</b> 0000   |                                                                          |                          |
| MOV DX, 0000            | <b>BA</b> 0000   | Posición                                                                 | Contenido                |
| MOV BP, 0000            | <b>BD</b> 0000   | α                                                                        | Código                   |
| MOV SI, 0000            | <b>BE</b> 0000   | $\left[ \begin{array}{c c} \alpha+1 \end{array} \right]$                 | Byte menos significativo |
| MOV DI, 0000            | <b>BF</b> 0000   | $\alpha + 2$                                                             | Byte MAS                 |
| MOV SP, ABCD            | BCCDAB           |                                                                          | significativo            |

#### LÓGICA DIGITAL

| Artefacto      | Definición del caso                                                            | Tabla de Verdad                                                     | Elaboración y Circuito        |
|----------------|--------------------------------------------------------------------------------|---------------------------------------------------------------------|-------------------------------|
| Generador de   | Genera el bit de control (par / impar) para un                                 |                                                                     |                               |
| Paridad        | conjunto de bits. Se propone el diseño para                                    | 0 0 0 0 0                                                           |                               |
|                | controlar un mensaje original de 4 bits, de                                    | 1 0 0 0 1 1                                                         | b <sub>3</sub>                |
|                | manera que todas las combinaciones tengan                                      | 2 0 0 1 0 1                                                         | b <sub>2</sub> b <sub>p</sub> |
|                | cantidad par de 1.                                                             | 3 0 0 1 1 0                                                         | b <sub>1</sub>                |
|                | Diagrama de Karnaugh                                                           | 4 0 1 0 0 1                                                         | b <sub>0</sub> + + + + -      |
|                |                                                                                | 5 <b>0 1 0 1 0</b>                                                  |                               |
|                | $b_1b$ $b_1b$ $b_1b$ $b_1b$                                                    | 6 <b>0 1 1 0 0</b>                                                  |                               |
|                | 0 0 0 0                                                                        | 7 <b>0 1 1 1 1</b>                                                  | b <sub>1</sub>                |
|                | 00 01 11 10                                                                    | 8 1 0 0 0 1                                                         | $lue{b_0}$                    |
|                | b <sub>3</sub> b <sub>2</sub>                                                  | 9 1 0 0 1 0                                                         |                               |
|                | 00 1                                                                           | 10 <b>1 0 1 0 0</b>                                                 |                               |
|                | haha                                                                           | 11 1 0 1 1 1                                                        |                               |
|                | 01 1 1                                                                         | 12 <b>1 1 0 0 0</b>                                                 |                               |
|                |                                                                                | 13 1 1 0 1 1                                                        |                               |
|                | b <sub>3</sub> b <sub>2</sub> 1 1                                              | 14 <b>1 1 1 0 1</b>                                                 |                               |
|                | 11 ' '                                                                         | 15 <b>1 1 1 1 0</b>                                                 |                               |
|                | b <sub>3</sub> b <sub>2</sub>                                                  |                                                                     |                               |
|                |                                                                                |                                                                     |                               |
| Verificador de | Comprueba la paridad/imparidad de un                                           | #   b <sub>p</sub> b <sub>2</sub> b <sub>1</sub> b <sub>0</sub>   V |                               |
| Paridad        | conjunto de bits. Se propone el diseño para                                    | 0 0 0 0 0                                                           |                               |
|                | controlar un mensaje original de 3 bits [que                                   | 1 0 0 0 1 1                                                         | b <sub>p</sub>                |
|                | se transforman en 4 con el agregado del bit de control. Comprobaremos PARIDAD. | 2 0 0 1 0 1                                                         | b <sub>2</sub> — V            |
|                | control. Comprobatemos Paridad.                                                | 3 0 0 1 1 0                                                         | b <sub>1</sub> —              |
|                | $b_1b$ $b_1b$ $b_1b$ $b_1b$                                                    | 4 0 1 0 0 1                                                         | $b_0 \longrightarrow b_0$     |
|                |                                                                                | 5 <b>0 1 0 1 0</b>                                                  | b <sub>2</sub>                |
|                | 0 0 0 0                                                                        | 6 <b>0 1 1 0 0</b>                                                  | b <sub>1</sub>                |
|                | 00 01 11 10                                                                    | 7 <b>0 1 1 1 1</b>                                                  | $\mathbf{b}_0$                |
|                | <u>b<sub>3</sub>b<sub>2</sub></u> 1 1                                          | 8 1 0 0 0 1                                                         |                               |
|                | 00                                                                             | 9 1 0 0 1 0                                                         |                               |
|                | <u>b<sub>3</sub>b<sub>2</sub></u> 1 1                                          | 10 1 0 1 0                                                          |                               |
|                | 01                                                                             | 11 1 0 1 1 1                                                        |                               |
|                | b <sub>3</sub> b <sub>2</sub>                                                  | 12 <b>1 1 0 0 0</b>                                                 |                               |
|                | 1 1 1                                                                          | 13 <b>1 1 0 1 1</b>                                                 |                               |
|                | b <sub>3</sub> b <sub>2</sub>                                                  | 14 1 1 1 0 1                                                        |                               |
|                | 1 1                                                                            | 15 1 1 1 1 0                                                        |                               |
|                | 10                                                                             |                                                                     |                               |

| Artefacto              | Definición del caso                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | Tabla de Verdad                                                                                                                                                                                                                 | Elaboración y Circuito                                                                                                  |
|------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------|
| Codificador<br>BCD XS3 | Sirve para producir el código binario para cada uno de los dígitos decimales en el formato BCD seleccionado. Proponemos el desarrollo del codificador BCD XS3, cuyo circuito se presenta en la figura adjunta.  b <sub>3</sub> = D <sub>5</sub> + D <sub>6</sub> + D <sub>7</sub> + D <sub>8</sub> + D <sub>9</sub> b <sub>2</sub> = D <sub>1</sub> + D <sub>2</sub> + D <sub>3</sub> + D <sub>4</sub> + D <sub>9</sub> b <sub>1</sub> = D <sub>0</sub> + D <sub>3</sub> + D <sub>4</sub> + D <sub>7</sub> + D <sub>8</sub> b <sub>0</sub> = D <sub>0</sub> + D <sub>2</sub> + D <sub>4</sub> + D <sub>6</sub> + D <sub>8</sub> | D   D   D   D   D   D   D   D   D   D                                                                                                                                                                                           | D D D D D D D D D D D D D D D D D D D                                                                                   |
| Decodificador          | Hay diferentes tipos de decodificadores. Un mensaje-dígito BCD puede decodificarse a ASCII (para imprimirlo o presentarlo en pantalla) o utilizarlo para activar un display de siete segmentos. Un código binario de n bits se decodifica para recuperar cada una de las 2 <sup>n</sup> instancias posibles. Se desarrollará un decodificador n x 2 <sup>n</sup> , siendo n igual a tres                                                                                                                                                                                                                                        | #     b2 b1 b0     Ac       0     0 0 0 0     L0       1     0 0 1     L1       2     0 1 0     L2       3     0 1 1     L3       4     1 0 0     L4       5     1 0 1     L5       6     1 1 0     L6       7     1 1 1     L7 | A <sub>0</sub> L <sub>1</sub> L <sub>2</sub> L <sub>3</sub> L <sub>4</sub> L <sub>5</sub> L <sub>6</sub> L <sub>7</sub> |

| Artefacto              | Definición del caso                                                                                                                                                                                          | Tabla de Verdad                                                                                                                                                                                                                                       | Elaboración y Circuito                                                                    |
|------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------|
| Multiplexor<br>MUX     | Es un dispositivo que transfiere a una única salida una de las 2 <sup>n</sup> entradas, seleccionándola en base al código de control recibido. Desarrollaremos un MUX con 8 entradas de dato y 3 de control. | # C <sub>2</sub> C <sub>1</sub> C <sub>0</sub> M <sub>c</sub> 0 0 0 0 D <sub>0</sub> 1 0 0 1 D <sub>1</sub> 2 0 1 0 D <sub>2</sub> 3 0 1 1 D <sub>3</sub> 4 1 0 0 D <sub>4</sub> 5 1 0 1 D <sub>5</sub> 6 1 1 0 D <sub>6</sub> 7 1 1 1 D <sub>7</sub> |                                                                                           |
| Demultiplexor<br>DEMUX |                                                                                                                                                                                                              | # C <sub>1</sub> C <sub>0</sub> D S <sub>0</sub> S <sub>1</sub> S <sub>2</sub> S <sub>3</sub> 0 0 0 D D 0 0 0  1 0 1 D 0 D 0 0  2 1 0 D 0 D D 0  3 1 1 D 0 D D D  0 D  0 D  0 D                                                                       | C <sub>1</sub> C <sub>0</sub> S <sub>0</sub> S <sub>1</sub> S <sub>2</sub> S <sub>3</sub> |

| Artefacto                                      | Definición del caso                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | Dispositivo Sin Programar                                                                                                                                      | Dispositivo Programado                                                                                                                                                                                                                                                                                             |
|------------------------------------------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Dispositivos<br>Lógicos<br>Programables<br>PLD | Son frameworks de compuertas asociadas a una red de interconexión que se adquieren "no programadas" y se programan suprimiendo las conexiones que no revisten interés.  Esto permite realizar rápidamente un circuito sin cableado, lo que constituye una significativa ventaja. Por este motivo son muy usados para desarrollar prototipos y poner a punto componentes. La mayor parte de estos dispositivos son "field-programmable" es decir se programan fuera del ambiente en que son fabricados;  Muchos son borrables y reprogramables, lo que permite su reutilización; | A A B B                                                                                                                                                        | AB AB AB AB AB AB AB AB                                                                                                                                                                                                                                                                                            |
|                                                | Buffer: Los datos ingresan a través de buffers que dan salida a la variable y a su complemento  F-Intacto                                                                                                                                                                                                                                                                                                                                                                                                                                                                       | Fusibles: La trama de conexión original tiene un contacto fusible en cada cruce. Con la programación se "queman" algunos fusibles y otros permanecen intactos. | Los tres tipos más simples de PLD o  Programmable Logic Device son:  • La memoria de solo lectura –ROM: [matriz AND fija y OR programable]  • El array lógico programable –PLA: [matriz AND programable y matriz OR programable]  • El array de lógica programable –PAL: [matriz AND programable y matriz OR fija] |
|                                                | ROM Es una matriz fija de compuertas AND seguida de una matriz programable de compuertas OR. En su forma básica, la entrada es una palabra de dirección y la salida configura el contenido de esa posición.                                                                                                                                                                                                                                                                                                                                                                     | M Dat Entradas                                                                                                                                                 | riz AND Conexionado dificador] Matriz OR programable Salidas                                                                                                                                                                                                                                                       |

| Artefacto | Definición del caso                                                                                                                                                                                 | Dispositivo Sin Programar        | Dispositivo Programado                                 |  |
|-----------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------|--------------------------------------------------------|--|
| ROM       | Se utilizará una ROM programable para almacenar un codificador Gray de 8 posiciones  # G <sub>2</sub> G <sub>1</sub> G <sub>0</sub> 0 0 0 0 1 0 0 1 2 0 1 1 3 0 1 0 4 1 1 0 5 1 1 1 6 1 0 1 7 1 0 0 | A2 A1 A0 L0 L1 L2 L3 L4 L5 L6 L7 | A2 A1 A0  L1  L2  L3  L4  L4  L5  L6  G2 G1 G0         |  |
| PAL       | PAL Es una matriz programable de compu que alimenta a una matriz fija de compu                                                                                                                      |                                  | Tatriz AND rogramable Matriz OR fija Salidas           |  |
| PLA       | PLA Es una matriz programable de compo<br>que alimenta a una matriz progr<br>compuertas OR.                                                                                                         |                                  | Tatriz AND Conexionado programable Programable Salidas |  |